选择特殊符号
选择搜索类型
请输入搜索
实验三射频微波功率分配器合成器设计
实验三射频微波功率分配器合成器设计
一种Ka波段三路波导功率分配/合成器的设计
提出了一种波导三路功分器结构,该功分器采用E面T型缝隙耦合结构来实现功分比的调节。通过调节耦合缝隙以及感性膜片,使输入阻抗匹配并且实现等功率同相位的三路功分输出。为了实现功率合成,采用对称的两个三路功分器进行背靠背级联实现功率合成网络,仿真结果显示出良好的驻波效果和极低的插损。最终对加工出的实物进行测量,在32.5~36 GHz频段内实现了输出功率幅度不平衡度小于0.5 dB的良好效果。通过背靠背连接两个功分器实现了在33.3~35.3 GHz带宽内插损小于0.3 dB的功率分配/合成网络。
单环合成器频率分辨力受fr的限制不能很小,因fr小,频率转换速度慢,输出信号噪声大。若在压控振荡器输出接一分频比为M的分频器,fr不变,可使输出频率最小变化间隔降到。此时环路工作频率要M倍于输出频率。采用多环频率合成方案可以解决在不提高fv、不减小fr的情况下,减小频率变化间隔。
图2是三环路频率合成器方框图。图中PLL-2为高位环,工作频率高;PLL-1为低位环,经除M分频后工作频率较低;PLL-3为混频环,经混频环后输出频率,fV =(MN2+N1),频率分辨力为fr/M。
用分频比N可变的倍频环就可构成最基本的单环频率合成器。压控振荡器的输出频率fv=Nfv,N改变(增加或减小)1时,fv改变间隔为fv,是fv变化的最小频率间隔,称fv为频率分辨力。用程序控制分频比的可变分频器称为程序分频器。它比分频比不变的固定分频器的工作频率要低得多,因此,这种合成器的工作频率受程序分频器的限制,不能做得很高。
在程序分频器前接入一个分频比为M的前置分频器,则fv= N(Mfv),fv提高至M倍,同时最小频率变化间隔也增大至M倍。
在程序分频器前接入一个混频器构成混频环,则fv=fL+Nfv,fL为混频器的本振频率。此时fv提高了fL,程序分频器的输入频率仍为Nfr,频率分辨力仍为fr.但由混频器产生的寄生信号和滤皮器引起的迟延对环路性能产生不利的影响。
有由单片集成锁相环与中规模集成程序分频器器构成的单环频率合成器;有由TTL-ECL中规模集成环路部件构成的吞脉冲频率合成器;有由CMOS工艺把参考振荡器、鉴相器、程序分频器集成在一个基片上,外接环路滤波器和压控振荡器的中规模单片集成频率合成器;有由CMOS工艺把参考振荡器、鉴相器、各种分频器和控制电路均集成在一个基片上,外接环路滤波器和压控振荡器构成的大规模集成频率合成器。这种频率合成器的输出频率可用数据总线、并行、串行和BCD码四种输入编程方式控制。集成锁相频率合成器已广泛用于无线电收发信系统、移动通信系统、AM/FM广播接收机和电视调谐系统。
集成锁相频率合成器与微处理器的结合将促进频率合成器进一步智能化,多功能化,为频率合成器的应用和发展展现新的广阔前景。