选择特殊符号

选择搜索类型

热门搜索

首页 > 百科 > 建设工程百科

EDA实用技术

内容简介

本书较全面地介绍了EDA的实用技术,讲述通俗易懂,将知识点与能力点有机结合起来,注重对应用能力的培养。

本书主要内容包含可编程逻辑器件、QuartusIl设计软件的应用、硬件描述语言(VHDL)、Multisim9设计软件的应用、Protel 99SE电路原理图设计、Protel 99SE电路板图设计、开发系统案例。

本书可作为高职高专院校电子类等专业的教材,也可供相关专业技术人员阅读参考。

EDA实用技术基本信息

EDA实用技术造价信息

  • 市场价
  • 信息价
  • 询价

收费技术

  • 接口板、空气开关、避雷器、布线架、机柜等
  • 13%
  • 广州滕浩电子科技有限公司
  • 2025-07-22
查看价格

通用实用

  • 品种:美工刀;
  • 世达
  • 13%
  • 海口嘉日达贸易有限公司
  • 2025-07-22
查看价格

安全实用

  • 品种:美工刀;
  • 世达
  • 13%
  • 海口嘉日达贸易有限公司
  • 2025-07-22
查看价格

重型实用

  • 品种:美工刀;系列:T系列;
  • 世达
  • 13%
  • 海口嘉日达贸易有限公司
  • 2025-07-22
查看价格

重型实用

  • 品种:美工刀;
  • 世达
  • 13%
  • 海口嘉日达贸易有限公司
  • 2025-07-22
查看价格

技术工日

  • 工日
  • 深圳市2025年2月信息价
  • 建筑工程
查看价格

技术工日

  • 工日
  • 深圳市2024年9月信息价
  • 建筑工程
查看价格

技术工日

  • 工日
  • 深圳市2024年6月信息价
  • 建筑工程
查看价格

技术工日

  • 工日
  • 深圳市2024年4月信息价
  • 建筑工程
查看价格

技术工日

  • 工日
  • 深圳市2024年2月信息价
  • 建筑工程
查看价格

乙二胺(EDA)

  • 1032.785
  • 1
  • 中档
  • 不含税费 | 不含运费
  • 2020-03-26
查看价格

实用刀片

  • T型 82403
  • 6069
  • 1
  • 飞雕
  • 中档
  • 含税费 | 含运费
  • 2015-06-29
查看价格

实用浅水网

  • 专用
  • 1
  • 2
  • 国产优质
  • 高档
  • 含税费 | 不含运费
  • 2015-09-09
查看价格

双缸机械热熔釜实用

  • TL-600
  • 8
  • 1
  • 普通
  • 含税费 | 含运费
  • 2015-10-20
查看价格

实用型数字审讯终端

  • SDB-F5,品牌:SUN
  • 1
  • 1
  • 含税费 | 含运费
  • 2012-08-07
查看价格

EDA实用技术常见问题

查看详情
搅拌桩实用技术 搅拌桩实用技术

搅拌桩实用技术

格式:pdf

大小:28KB

页数: 20页

搅拌桩实用技术 搅拌法的相关技术措施 1 深层搅拌法适于处理淤泥、淤泥质土、粉土和含水量较高且地 基承载力标准值不大于 120KPa 的粘性土等地基 。当用于处理泥炭 土或地下水具有侵蚀性时, 宜通过试验确定其适用性, 冬季施工时应 注意负温对处理效果的影响。 2 工程地质勘察应查明填土层的厚度和组成, 软土层的分布范围、 含水量和有机质含量,地下水的侵蚀性质等。 3. 深层搅拌设计前必须进行室内加固试验, 针对现场地基土的性 质,选择合适的固化剂及外掺剂,为设计提供各种配比的强度参数。 加固土强度标准值宜取 90d 龄期试块的无侧限抗压强度。 设计 1.深层搅拌法处理软土的固化剂可选用水泥,也可选用其它有效 的固化材料。固化剂的掺入量宜为被加固土重的 7%~15% 。外掺 剂可根据工程需要选用具有早强、缓凝、减水、节约水泥等性能的材 料,但应避免污染环境。 2.搅拌桩复合地基承载力标准值

木质支撑实用技术探讨-论文 木质支撑实用技术探讨-论文

木质支撑实用技术探讨-论文

格式:pdf

大小:3.3MB

页数: 4页

木质支撑实用技术探讨-论文

EDA技术与WHDL设计目录

第1章EDA技术概述

1.1 EDA技术及其发展历程

1.2 EDA技术的特征和优势

1.2.1 EDA技术的基本特征

1.2.2 EDA技术的优势

1.3 EDA设计的目标和流程

1.3.1 EDA技术的实现目标

1.3.2 EDA设计流程

1.3.3 数字集成电路的设计

1.3.4 模拟集成电路的设计

1.4 EDA技术与ASIC设计

1.4.1 ASIC的特点与分类

1.4.2 ASIC的设计方法

1.4.3 SoC设计

1.5硬件描述语言

1.5.1 VHDI

1.5.2 VerilogHDL

1.5.3 ABEL-HDL

1.5.4 Verilog HDL和VHDL的比较

1.6 EDA设计工具

1.6.1 EDA设计工具分类

1.6.2 EDA公司与工具介绍

1.7 EDA技术的发展趋势

习题1

第2章可编程逻辑器件基础

2.1 概述

2.1.1 可编程逻辑器件发展历程

2.1.2 可编程逻辑器件分类

2.1.3 可编程逻辑器件的优势

2.1.4 可编程逻辑器件的发展趋势

2.2 PLD器件的基本结构

2.2.1 基本结构

2.2.2 电路符号

2.2.4 PLA

2.2.5 PAL

2.2.6 GAL

2.3 CPLD/PPGA的结构特点

2.3.1 Lauice公司的CPLD/FPGA

2.3.2 Xilinx公司的CPLD/FPGA

2.3.3 Altera和Acrel公司的CPLD/FPGA

2.3.4 CPLD和FPGA的异同

2.4 可编程逻辑器件的基本资源

2.4.1 功能单元

2.4.2 输入一输出焊盘

2.4.3 布线资源

2.4.4 片内RAM

2.5 可编程逻辑器件的编程器件

2.5.1 熔丝型开关

2.5.2 反熔丝型开关

2.5.3 浮栅编程器件

2.5.4 基于SRAM的编程器件

2.6 可编程逻辑器件的设计与开发

2.6.1 CPLD/FPGA设计流程

2.6.2 CPLD/FPGA开发工具

2.6.3 CPLD/FPGA的应用选择

2.7 可编程逻辑器件的测试技术

2.7.1 边界扫描测试原理

2.7.2 IEEE 1149.1标准

2.7.3 边界扫描策略及相关工具

习题2

第3章典型FPGA/CPLD的结构与配置

3.1 Stratix高端FPGA系列

3.1.1 Stratix器件

3.1.2 StratixⅡ器件

3.2 Cyclone低成本FPGA系列

3.2.1 Cyclone器件

3.2.2 CycloneⅡ器件

3.3 ACEX 1K器件

3.4 典型CPLD器件

3.4.1 MAXⅡ器件

3.4.2 MAX 7000器件

3.5 FPGA/CPLD的配置

3.5.1 CPLD器件的配置

3.5.2 FPGA器件的配置

习题3

第4章原理图与宏功能模块设计

4.1 QuartusⅡⅡ原理图设计

4.1.1 半加器原理图输入

4.1.2 半加器编译

4.1.3 半加器仿真

4.1.4 全加器设计与仿真

4.2 Quartus Ⅱ的优化设置

4.2.1 Setting设置

4.2.2 分析与综合设置

4.2.3 优化布局布线

4.2.4 使用设计助手检查设计可靠性

4.3 Quartus Ⅱ的时序分析

4.3.1 时序设置与分析

4.3.2 时序逼近

4.4宏功能模块设计

4.4.1 Megafumctions库

4.4.2 Maxplus2库

4.4.3 Primitives库

习题4

第5章VHDL设计输入方式

5.1 Quartus Ⅱ的V10DL输入设计

5.1.1 创建工程文件

5.!.2 编译

5.1.3 仿真

5.2 Synplify Pro的VHDL输入设计

5.2.1 用Synplify Pro综合的过程

5.2.2 Synplify Pro与Quarttls Ⅱ的接口

5.3 Synplify的VHDL输入设计

习题5

第6章VHDL结构与要素

6.1 实体

6.1.1 类属参数说明

6.1.2 端口说明

6.1.3 实体描述举例

6.2 结构体

6.2.1 结构体的命名

6.2.2 结构体信号定义语句

6.2.3 结构体功能描述语句

6.2.4 结构体描述方法

6.3 VHDL库

6.3.1 库的种类

6.3.2库的用法

6.4 VHDL程序包

6.4.1 程序包组成和格式

6.4.2 VHDL标准程序包

6.5 配置

6.5.1 默认配置

6.5.2 结构体的配置

6.6 VHDL文字规则

6.6.1 标识符

6.6.2 数字

6.6.3 字符串

6.7 VHDL数据类型

6.7.1 预定义数据类型

6.7.2 自定义数据类型

6.7.3 用户自定义的子类型

6.7.4 数据类型的转换

6.8 VHDL操作符

6.8.1 逻辑操作符

6.8.2 关系操作符

6.8.3 算术运算符

6.8.4 并置操作符

6.8.5 运算符重载

6.9 数据对象

6.9.1 常量

6.9.2 变量

习题6

第7章VHDL基本语句与基本设计

7.1 顺序语句

7.1.1 赋值语句

7.1.2 IF语句

7.1.3 CASE语句

7.1.4 LOOP语句

7.1.5 NEXT语句

7.1.7 WAIT语句

7.1.8 子程序调用语句

7.2 并行语句

7.2.1 并行信号赋值语句

7.2.2 进程语句

7.2.3 并行过程调用语句

7.2.4 元器件例化语句

7.2.5 生成语句

7.3 VHDL组合逻辑电路设计

7.4 VHDL时序逻辑电路设计

7.4.1 触发器

7.4.2 寄存器

7.4.3 计数器

7.4.4 分频器

习题7

第8章VHDL设计进阶

8.1 Ⅵ{DL行为描述方式

8.2 ⅧDL结构化描述方式

8.3 Ⅵ{DLRTL描述方式

8.4 有限状态机(FSM)设计

8.4.1 Moore和Mealy状态机的选择

8.4.2 有限状态机的描述方式

8.4.3 有限状态机的同步和复位

8.4.4 改进的.Moore型有限状态机

8.4.5 小结

习题8

第9章数字接口实例及分析

9.1 ST-BUS总线接口设计

9.1.1 ST-BUS总线时序关系

9.1.2 ST-BUS总线接口实例

9.2 数字复接分接接口技术及设计

9.2.1 数字复接分接接口技术原理

9.2.2 同步数字复接分接接口设计实例

9.3 I2C接口设计

9.3.1 I2C总线工作原理

9.3.2 I2C总线接U设计实例

9.4 Uart控制器设计

9.4.1 Uart控制器原理

9.4.2 Uart控制器部分模块代码

习题9

第10章通信算法实例及分析

10.1 伪随机序列的产生、检测设计

10.1.1 m序列的产生

10.1.2 m序列的性质

10.1.3 m序列发生器的VHDL设计

10.1.4 m序列检测电路的VHDL设计

10.2 比特同步设计

10.2.1 锁相功能的自同步法原理

10.2.2 锁相比特同步的EDA实现方法

10.3 基带差分编码设计

10.3.1 PSK调制和差分编码原理

10.3.2 PSK差分编码设计

10.4 FIR滤波器设计

10.4.1 FIR滤波器简介

10.4.2 使用MATLAB设计FIR滤波器

10.4.3 FIR滤波器的FPGA普通设计

10.4.4 FIR滤波器的并行FPGA优化设计

习题10

附录A EDA实验系统简介

参考文献

……

查看详情

EDA技术与实践教程目录

第一篇 EDA技术基础

第1章 概述

1.1 EDA技术的含义

1.2 EDA技术的主要内容

1.3 EDA技术的特点及发展趋势

第2章 可编程逻辑器件

2.1 概述

2.2 大规模可编程逻辑器件

2.3 Altera新型系列器件简介

2.4 FPGA/CPLD器件的配置与编程

第3章 QuartusⅡ设计基础

3.1 概述

3.2 QuartusⅡ的安装与授权

3.3 QuartusⅡ设计流程

3.4 QuartusⅡ设计实例

第4章 硬件描述语言VHDL语法概要

4.1 概述

4.2 VHDL程序基本结构

4.3 VHDL语言要素

4.4 VHDL的基本描述语句

4.5 子程序、程序包和配置

第5章 常用模块电路的VHDL设计

5.1 常用组合逻辑电路的设计

5.2 时序逻辑电路的设计

5.3 状态机的设计

5.4 存储器的设计

第二篇 实战训练

第6章 基础训练

6.1 一位全加器原理图输入设计

6.2 译码显示电路的设计

6.3 含异步清零和同步时钟使能的4位加法计数器的设计

6.4 数控分频器的设计

6.5 用状态机实现序列检测器的设计

6.6 简易正弦信号发送器的设计

第7章 综合训练

7.1 键盘输入电路的设计

7.2 动态输出4位十进制频率计的设计

7.3 数字钟的设计

7.4 DDS信号源的设计

7.5 基于Dsp Builder使用IP Core的FIR滤波器的设计

7.6 基于NiosⅡ的SD卡音乐播放器的实现

·收起全部<<

查看详情

EDA技术与应用教程图书目录

第1章 EDA技术概述

1.1 EDA技术及其发展

1.2 EDA技术的主要内容

1.3 EDA的设计流程

1.4 常用EDA工具

本章小结

思考练习

第2章 可编程逻辑器件

2.1 可编程逻辑器件概述

2.1.1 可编程逻辑器件的基本结构

2.1.2 可编程逻辑器件的发展历程

2.1.3 可编程逻辑器件的分类

2.1.4 CPLD与FPGA比较

2.2 CPLD的实现原理与典型结构

2.2.1 CPLD的逻辑实现原理

2.2.2 典型CPLD器件简介--MAX3000A

2.3 FPGA的实现原理与典型结构

2.3.1 FPGA的逻辑实现原理

2.3.2 典型FPGA器件简介--Cyclone

2.4 FPGA/CPLD产品概述

2.4.1 FPGA/CPLD产品主要厂商

2.4.2 Altera公司的可编程逻辑器件

2.4.3 Xilinx公司的可编程逻辑器件

2.4.4 Lattice公司的可编程逻辑器件

2.4.5 FPGA/CPLD的开发应用选择

2.5 FPGA/CPLD器件的配置与编程

2.5.1 配置与编程工艺

2.5.2 下载电缆与接口

2.5.3 编程与配置模式

2.5.4 FPGA的配置方式

本章小结

思考练习

实训项目

第3章 QuartusⅡ应用基础

3.1 QuartusⅡ软件概述

3.1.1 QuartusⅡ软件简介

3.1.2 QuartusⅡ功能特点

3.1.3 QuartusⅡ界面预览

3.1.4 QuartusⅡ授权许可

3.2 QuartusⅡ设计流程

3.3 QuartusⅡ设计实例

3.3.1 建立工程文件

3.3.2 设计文件输入

3.3.3 编译工程文件

3.3.4 建立仿真测试的矢量波形文件

3.3.5 仿真并观察RTL电路

3.3.6 分配引脚

3.3.7 编程下载与硬件测试

本章小结

思考练习

实训项目

第4章 硬件描述语言VHDL

4.1 VHDL语言概述

4.1.1 VHDL简介

4.1.2 VHDL优点

4.1.3 VHDL实例

4.2 VHDL程序结构

4.2.1 实体

4.2.2 结构体

4.2.3 库

4.2.4 程序包

4.2.5 配置

4.3 VHDL语言要素

4.3.1 VHDL的文字规则

4.3.2 VHDL的数据对象

4.3.3 VHDL的数据类型

4.3.4 VHDL的操作符

4.3.5 VHDL的属性

4.4 VHDL描述语句

4.4.1 顺序描述语句

4.4.2 并行描述语句

4.5 VHDL描述风格

4.5.1 行为描述

4.5.2 数据流描述

4.5.3 结构描述

4.6 VHDL设计方法

4.6.1 电路模块的划分与工程文件夹的建立

4.6.2 设计底层电路模块

4.6.3 设计电路顶层文件

4.6.4 编译仿真顶层设计文件

4.6.5 下载顶层设计文件

本章小结

思考练习

实训项目

第5章 基本数字单元设计

5.1 组合逻辑电路设计

5.1.1 运算电路设计

5.1.2 编码器设计

5.1.3 译码器设计

5.1.4 数据选择器设计

5.1.5 数据比较器设计

5.1.6 三态门及总线缓冲器设计

5.2 时序逻辑电路设计

5.2.1 触发器设计

5.2.2 锁存器设计

5.2.3 移位寄存器设计

5.2.4 计数器设计

5.3 状态机设计

5.3.1 摩尔状态机设计

5.3.2 米利状态机设计

5.4 存储器设计

5.4.1 只读存储器设计

5.4.2 随机存储器设计

本章小结

思考练习

实训项目

第6章 EDA技术综合应用

6.1 数字钟的设计

6.1.1 设计要求

6.1.2 设计方案

6.1 _3模块设计

6.1.4 仿真分析

6.2 数字频率计的设计

6.2.1 设计要求

6.2.2 设计方案

6.2.3 模块设计

6.2.4 仿真分析

6.3 函数信号发生器的设计

6.3.1 设计要求

6.3.2 设计方案

6.3.3 模块设计

6.3.4 仿真分析

6.4 交通信号灯控制器的设计

6.4.1 设计要求

6.4.2 设计方案

6.4.3 模块设计

6.4.4 仿真分析

6.5 数字电压表设计

6.5.1 设计要求

6.5.2 设计方案

6.5.3 模块设计

6.5.4 仿真分析

6.6 出租车计费系统

6.6.1 设计要求

6.6.2 设计方案

6.6.3 模块设计

6.6.4 仿真分析

附录 EDA实验开发系统简介

附录A GW48系列EDA/SOPC系统使用说明

A.1 GW48教学实验系统实验电路结构图

A.2 GW48结构图信号与芯片引脚对照表

附录B AlteraDE2开发板使用方法

B.1 AlteraDE2开发板的结构

B.2 DE2开发板与目标芯片的引脚连接

参考答案

参考文献

查看详情

相关推荐

立即注册
免费服务热线: 400-823-1298